多芯片定时对准共同参考信号
(19)中华人民共和国国家知识产权局
(12)发明专利申请
(10)申请公布号
CN110557117A
(43)申请公布日 2019.12.10(21)申请号CN201910478455.7
(22)申请日2019.06.03
(71)申请人凌力尔特科技控股有限责任公司
地址美国马萨诸塞州
(72)发明人迈克尔·迪恩·沃梅克;简·迈克尔·史蒂文森;理查德·威廉·埃泽尔
(74)专利代理机构北京中博世达专利商标代理有限公司
代理人申健
(51)Int.CI
权利要求说明书说明书幅图
(54)发明名称
多芯片定时对准共同参考信号
(57)摘要
本主题技术通过使输出上升边缘与输入上
升边缘同时发生来除去锁相环(PLL)中的延迟源。
本主题技术使用与输入参考信号路径中相同的电
路配置和偏置电路尽可能接近地将沿着输入参考
信号路径经历的延迟量复制到PLL。例如,包含
复制电路的定时对准电路将补偿延迟添加到负反
馈环路信号,以使反馈环路延迟与参考路径延迟
相匹配。估计参考信号路径的延迟并将其添加到
复制电路中。这两条路径的延迟特性彼此抵消,
相关文档
热门文档
- 淘宝各种装饰 宝贝描述图片大小详细尺寸
- 浙江省嘉兴市2013届高三教学测试物理试题(一)2013嘉兴一模 Word版含答案
- 浅议商业特许经营合同的目的
- 深圳市民办教育机构设置标准(试行)
- 21、诺贝尔课件
- 140541_工程量清单计价课程GBQ4.0(2008年3月21日)
- 必修一 名句默写试卷
- 大班心理健康:快乐就在身边
- 沟通的原则与技巧
- 成都市工商局干校2011年党风廉政建设工作总结
- 专题十一 文学常识及名著阅读
- 高中物理直线运动图像问题
- 转基因鲑鱼威胁野生鲑鱼生存
- 有机合成中的固体酸催化剂及其催化作用机理
- 第一章 概率论基本概念
评论