文档网

多芯片定时对准共同参考信号

(19)中华人民共和国国家知识产权局

(12)发明专利申请

(10)申请公布号

CN110557117A

(43)申请公布日 2019.12.10(21)申请号CN201910478455.7

(22)申请日2019.06.03

(71)申请人凌力尔特科技控股有限责任公司

地址美国马萨诸塞州

(72)发明人迈克尔·迪恩·沃梅克;简·迈克尔·史蒂文森;理查德·威廉·埃泽尔

(74)专利代理机构北京中博世达专利商标代理有限公司

代理人申健

(51)Int.CI

权利要求说明书说明书幅图

(54)发明名称

多芯片定时对准共同参考信号

(57)摘要

本主题技术通过使输出上升边缘与输入上

升边缘同时发生来除去锁相环(PLL)中的延迟源。

本主题技术使用与输入参考信号路径中相同的电

路配置和偏置电路尽可能接近地将沿着输入参考

信号路径经历的延迟量复制到PLL。例如,包含

复制电路的定时对准电路将补偿延迟添加到负反

馈环路信号,以使反馈环路延迟与参考路径延迟

相匹配。估计参考信号路径的延迟并将其添加到

复制电路中。这两条路径的延迟特性彼此抵消,

相关文档
热门文档
评论